九合游戏 > 软件下载 > 系统软件 > modelsim(HDL语言仿真软件) v10.5a 中文版
modelsim(HDL语言仿真软件)

modelsim(HDL语言仿真软件) v10.5a 中文版

软件大小:655.2MB

软件语言:简体中文

软件类别:系统软件

更新时间:2022-11-11

官方网站:www.9hgame.com

应用平台:Windows操作系统

  • 软件介绍
  • 软件截图
  • 相关版本
  • 相关软件

modelsim破解版是业界非常优秀的HDL语言仿真器,全面支持UNIX(包括64位)、Linux和Windows平台,是作FPGA/ASIC设计的RTL级和门级电路仿真的首选,采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,提供最友好的调试环境,能够为用户提供全面完善以及高性能的验证功能,除此之外还有个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件,有这方面需求的用户可以在这里下载使用。

modelsim中文版软件介绍:

ModelSim有几种不同的版本:SE、PE、LE和OEM,其中SE是最高级的版本,而集成在 Actel、Atmel、Altera、Xilinx以及Lattice等FPGA厂商设计工具中的均是其OEM版本。

SE版和OEM版在功能和性能方面有较大差别,比如对于大家都关心的仿真速度问题,以Xilinx公司提供的OEM版本ModelSim XE为例,对于代码少于40000行的设计,ModelSim SE 比ModelSim XE要快10倍;对于代码超过40000行的设计,ModelSim SE要比ModelSim XE快近40倍。

有se、de、pe等多个版本,对应Altera和Xilinx还有对应的OEM版本,所有的版本功能最强速度最快的就是se,反正也是要破解,自然就装最强的版本了,和Altera网站上的modelsim的区别在于,se的版本我们需要自己编译对应的库,所以Altera和Xilinx的都是自带对应的库无需编译的,像我这样同时装了Quartus II和ISE的,自然还是自己编译方便一点。

modelsim中文版软件优势:

统一的混合语言模拟引擎,易于使用和性能

支持 Verilog,SystemVerilog进行设计,VHDL和SystemC,以有效地验证复杂的设计环境

快速调试,易于使用,多语言调试环境

高级代码覆盖和分析工具,可快速覆盖封闭

我nteractive和Post-SIM卡调试用于两个可用,因此相同的调试环境

强大的波形比较方便分析差异和错误

统一覆盖数据库,具有完整的交互式和HTML报告和处理功能,可以在整个项目中了解和调试覆盖范围

加上HDL Designer和HDL作为完整的设计创作,项目管理和可视化功能的作者

语句覆盖:运行期间执行的语句数

分支覆盖:影响HDL执行控制流的表达式和case语句

条件覆盖:将分支上的条件分解成使结果为真或假的元素

表达覆盖:与条件覆盖相同,但涵盖并行信号分配而不是分支决定

重点表达覆盖:以确定覆盖结果中表达式的每个独立输入的方式呈现表达覆盖数据

增强的切换覆盖:在默认模式下,计数从低到高和从高到低的转换; 在扩展模式下,计数到X的转换

有状态机覆盖:国家和国家过渡覆盖

modelsim中文版软件特色:

· RTL和门级优化,本地编译结构,编译仿真速度快,跨平台跨版本仿真;

· 单内核VHDL和Verilog混合仿真;

· 源代码模版和助手,项目管理;

· 集成了性能分析、波形比较、代码覆盖、数据流ChaseX、Signal Spy、虚拟对象Virtual Object、Memory窗口、Assertion窗口、源码窗口显示信号值、信号条件断点等众多调试功能;

· C和Tcl/Tk接口,C调试;

· 对SystemC的直接支持,和HDL任意混合;

· 支持SystemVerilog的设计功能;

· 对系统级描述语言的最全面支持,SystemVerilog,SystemC,PSL;

· ASIC Sign off。

· 可以单独或同时进行行为(behavioral)、RTL级、和门级(gate-level)的代码。

modelsim中文版软件亮点:

1、高级代码覆盖率

ModelSim的高级代码覆盖功能和易用性降低了利用这一宝贵验证资源的障碍。

ModelSim高级代码覆盖功能为系统验证提供了有价值的指标。 所有覆盖信息都存储在统一覆盖数据库(UCDB)中,该数据库用于收集和管理高效数据库中的所有覆盖信息。 可以使用分析代码覆盖率数据的覆盖率实用程序,例如合并和测试排名。 覆盖结果可以交互式查看,模拟后或多次模拟运行合并后查看。 代码覆盖度量可以按实例或设计单位报告,从而提供管理覆盖数据的灵活性。

支持的覆盖类型包括:

声明报道

运行期间执行的语句数

分行报道

影响HDL执行控制流的表达式和case语句

条件覆盖

将分支上的条件分解为使结果为true或false的元素

表达范围

与条件覆盖相同,但涵盖并发信号分配而不是分支决策

重点关注表达

以确定覆盖结果的表达式的每个独立输入的方式呈现表达覆盖率数据

增强的切换覆盖范围

在默认模式下,计数从低到高和从高到低的转换;在扩展模式下,计算与X的转换

有限状态机覆盖

州和州的过渡覆盖范围

2、混合HDL仿真

ModelSim将仿真性能和容量与模拟多个模块和系统以及实现ASIC门级别签核所需的代码覆盖和调试功能相结合。 全面支持Verilog,SystemVerilog for Design,VHDL和SystemC为单语言和多语言设计验证环境提供了坚实的基础。 ModelSim易于使用且统一的调试和仿真环境为当今的FPGA设计人员提供了他们不断增长的高级功能以及使他们的工作高效的环境。

3、有效的调试环境

ModelSim调试环境为Verilog,VHDL和SystemC提供了广泛的直观功能,使其成为ASIC和FPGA设计的首选。

ModelSim通过智能设计的调试环境简化了发现设计缺陷的过程。 ModelSim调试环境有效地显示设计数据,以便分析和调试所有语言。

ModelSim允许在保存结果的仿真后以及实时仿真运行期间使用许多调试和分析功能。例如,coverage查看器使用代码覆盖率结果分析和注释源代码,包括FSM状态和转换,语句,表达式,分支和切换覆盖率。

信号值可以在源窗口中注释并在波形查看器中查看,从而简化了对象及其声明之间以及访问文件之间的超链接导航的调试导航。

可以在列表和波形窗口中分析竞争条件,增量和事件活动。可以轻松定义用户定义的枚举值,以便更快地了解模拟结果。为了提高调试效率,ModelSim还具有图形和文本数据流功能。

ModelSim与Mentor的旗舰模拟器Questa®共享一个共同的前端和用户界面。这使客户可以轻松升级到Questa,因为他们需要更高的性能并支持高级验证功能。

Modelsim主要特点RTL和门级优化,本地编译结构,编译仿真速度快,跨平台跨版本仿真;

单内核VHDL和Verilog混合仿真;

源代码模版和助手,项目管理;

集成了性能分析、波形比较、代码覆盖、数据流ChaseX、Signal Spy、虚拟对象Virtual Object、Memory窗口、Assertion窗口、源码窗口显示信号值、信号条件断点等众多调试功能;

C和Tcl/Tk接口,C调试;

对SystemC的直接支持,和HDL任意混合;

支持SystemVerilog的设计功能;

对系统级描述语言的最全面支持,SystemVerilog,SystemC,PSL;

ASIC Sign off。

可以单独或同时进行行为(behavioral)、RTL级、和门级(gate-level)的代码。

modelsim中文版软件内容:

1、更智能的GUI

智能设计的GUI可以有效利用桌面空间。 ModelSim提供了高度直观的交互式图形元素(窗口,工具栏,菜单等)排列方式,使您可以轻松查看和访问其许多强大功能。 结果便是易于使用且可以快速掌握的功能丰富的GUI。 通过将Tcl用户界面集成到其HDL仿真器中,ModelSim重新定义了仿真的开放性。 Tcl是一种简单但功能强大的脚本语言,用于控制和扩展应用程序。

ModelSim GUI提供高效的设计调试和分析功能以及项目和文件管理。

2、记忆窗

存储器窗口允许直观,灵活地查看和调试设计存储器。 VHDL和Verilog内存是从源中自动提取并在GUI中查看的,从而提供了强大的搜索,填充,编辑,加载和保存功能。内存窗口支持从文件或通过使用恒定,随机和计算值来预加载内存,从而节省了仅加载内存来初始化测试平台部分的耗时步骤。所有功能都可以通过命令行使用,从而可以在脚本中使用它们。

3、波形和结果查看

ModelSim提供了高性能的全功能波形窗口。 Wave窗口提供了用于标记有趣的时间点并测量光标之间的时间距离的光标。波形窗口的内容可以通过强大的虚拟信号定义和分组灵活地设置格式。

在两个仿真结果之间可以轻松进行波形比较。通过用户指定的时间过滤功能,可以轻松处理RTL和门级仿真结果之间的时序差异。

ModelSim提供了独特的WLF管理实用程序(又名WLFMAN),该实用程序允许处理WLF结果文件。这使您可以指定要记录到WLF文件的信息量,并允许您根据信号或时间对现有WLF文件进行子集化。

WLFMAN实用程序可有效管理磁盘空间并提高模拟后调试效率。

4、源窗口模板和向导

使用VHDL和Verilog模板和向导,您可以快速开发HDL代码,而不必记住确切的语言语法。只需单击鼠标,即可使用所有语言结构。易于使用的向导将引导您逐步完成更复杂的HDL块的创建。向导显示了如何创建可参数化的逻辑块,测试台激励和设计对象。源代码窗口模板和向导通过省时的快捷方式使新手和高级HDL开发人员受益。

5、专案经理

项目管理器大大减少了组织文件和库所需的时间。在编译和模拟时,项目管理器会存储每个项目的唯一设置,使您可以从上次中断的地方重新启动模拟器。仿真属性使您可以轻松地使用预先配置的参数进行仿真。

6、代码覆盖率

设计验证的完整性可以通过代码覆盖率来衡量。 ModelSim支持语句,表达式,条件,切换和FSM覆盖范围。代码覆盖率指标是从HDL源自动得出的。由于创建了许多可配置和可重复使用的设计模块,并且并非所有指标都很有价值,因此可以使用代码覆盖率浏览器中指定的源代码实用程序和排除项来灵活管理代码覆盖率指标。

7、基于断言的验证

ModelSim提供了一个全面的,基于标准的基于断言的验证(ABV)解决方案,可以选择SystemVerilog断言(SVA),属性规范语言(PSL)或两者。

8、强大的,具有成本效益的模拟

解决方案ModelSim提供了功能强大的仿真解决方案,非常适合验证中小型FPGA设计;尤其是具有复杂任务关键功能的设计。

modelsim中文版破解教程:

1、在本站下载并解压,得到modelsim-win64-10.5-se.exe安装程序和crak破解文件夹,双击主程序运行安装,点击下一步

2、点击浏览选择安装路径,点击下一步

3、点击同意

4、正在安装中,时间会比较长,耐心等待一会儿

5、创建桌面快捷方式,点击是

6、需要重启计算机,点击是

7、选中Modelsim SE 10.5,右键,双击打开软件安装位置,将crak破解文件夹中的MentorKG.exe、mgls.dll以及patch64_dll.bat复制到软件安装目录下的Win64文件夹内

8、进入安装目录下的win64 文件夹找到mgls.dll mgls64.dll两个文件,右键点击属性,去掉只读属性。

9、运行patch_dll.bat生成license文件后会自动用记事本打开license.txt.生成的license.txt,保存在安装目录中

10、右键点击我的电脑,点击属性>高级系统设置>高级>环境变量>新建,新建用户环境变量【MGLS_LICENSE_FILE】,变量值为license放置的目录,例如:【C:\modeltech64_10.5\win64\LICENSE.TXT】,点击确定即可破解成功

软件截图

2